Modelica DFFR用于鉴频鉴相器

Modelica DFFR used in a phase-frequency detector

提问人:funderdown 提问时间:10/23/2023 更新时间:10/23/2023 访问量:8

问:

贪婪:

我希望我的电子邮件能找到你。

我正在从事一个openModelica锁相环(PLL)项目。它由一个鉴频鉴相器(PFD)、一个环路滤波器(LF)和一个压控振荡器(VCO)组成,我正在建模的PFD电路如下:

在此处输入图像描述

我正在从 openModelica 库中的数字时钟驱动 A 和 B 输入。我还使用了两个DFFR和一个来自库的And门。输入端 A 和 B 端的时钟信号相位交错。当复位处于逻辑电平 1 时,DFFR 应该复位。输出应类似于底部的两条迹线。但是,输出停留在逻辑电平 1。

我确定数字时钟在 3V 和 4V 之间切换。此外,DFFR的转换电压假定为2.5V。因此,DFFR在时钟输入端永远不会看到逻辑0。因此,上面的电路不起作用。

我还发现,数字时钟不允许我调整输出电压的电平。因此,目前,时钟无法驱动此 PFD。

如果有人有在Modelica库中使用人字拖的经验,我将不胜感激。

注意:

  1. 我目前的操作系统是 Windows 11

  2. 我正在使用最新版本的opeModelica 1.21.0

penModelica。试图弄清楚为什么这个电路运行正常是非常令人沮丧的。

提前感谢您对此事的帮助。

干杯!

弗兰克

我查看了该模型中使用的组件的规格。

我采访了Modelica/openModelica的一些架构师。但是,他们没有设计数字图书馆。

我已经在QSpice中对这个电路进行了建模,模型工作正常。

评论


答: 暂无答案